基于FPGA的DDR SDRAM控制器设计与实现

被引:19
作者
高群福
陈星
程越
机构
[1] 北京航空航天大学电子信息工程学院
关键词
DDR SDRAM; FPGA; 控制器; 状态机; FIFO; 数据通路;
D O I
10.19651/j.cnki.emt.2011.08.014
中图分类号
TP333 [存贮器];
学科分类号
140102 [集成电路设计与设计自动化];
摘要
在高速数据采集系统中,高速大容量数据缓存成为1项关键技术。DDR SDRAM凭借其大容量、高数据传输速率和低成本优势,正在越来越多的被应用于高速数据采集系统中。采用Altera公司的Cyclone Ⅲ系列FPGA和MT46V16 M16 DDR SDRAM芯片作为硬件平台,完成了DDR SDRAM控制器的设计,使用Signal Tap工具,完成了对控制器硬件测试与验证。
引用
收藏
页码:56 / 59
页数:4
相关论文
共 10 条
[1]
基于FPGA的DDR控制器设计 [J].
王维平 ;
张正炳 ;
贺东芹 .
长江大学学报(自然科学版), 2011, 8 (02) :90-93+282
[2]
高速数据采集系统中触发点同步技术研究 [J].
郭连平 ;
田书林 ;
蒋俊 ;
曾浩 .
电子测量与仪器学报, 2010, 24 (03) :224-229
[3]
基于PC104+双通道数据采集系统设计 [J].
刘英 ;
张志亮 .
国外电子测量技术, 2010, 29 (02) :58-60
[4]
基于FPGA的LXI模块B类仪器设计 [J].
谢志刚 ;
陈自力 ;
刘杰 .
电子测量技术, 2009, 32 (10) :125-128
[5]
DDR SDRAM控制器的设计与实现 [J].
朱炜 ;
刘新宁 .
电子器件, 2009, 32 (03) :592-595+600
[6]
DDR SDRAM控制器数据通道的设计与实现 [J].
田毅 ;
杨晓强 ;
杜慧敏 ;
韩俊刚 .
微计算机信息, 2009, 25 (17) :310-312
[7]
工业CT用数据采集与传输系统设计及实现 [J].
王珏 ;
谭辉 ;
黄亮 ;
徐利兵 .
仪器仪表学报, 2009, 30 (04) :722-727
[8]
FPGA实现DDR内存条的控制 [J].
高希权 ;
温鑫 .
电子技术, 2008, 45 (12) :66-68
[9]
基于FPGA的数字射频存储器设计 [J].
赵书志 ;
潘明海 .
电子测量技术, 2007, (02) :118-120
[10]
数字时钟管理系统及其应用 [J].
王书娟 ;
张雅绮 ;
王飞飞 .
电子测量技术, 2006, (05) :110-111+141