运用VHDL实现数字信号处理

被引:11
作者
刘玉钦
吴国强
机构
[1] 中国人民解放军部队
关键词
乘法器; 硬件描述语言; 数字信号处理;
D O I
10.13382/j.jemi.2008.s2.044
中图分类号
TN911.72 [数字信号处理]; TN402 [设计];
学科分类号
081002 [信号与信息处理]; 140102 [集成电路设计与设计自动化];
摘要
本文在综合多种数字信号系统设计方式优缺点的基础上,重点介绍用VHDL[Very High Speed Integrated Circuit(VHSIC)Hardware Description Language]语言在硬件芯片FPGA/CPLD上进行数字信号处理,设计移位相加硬件乘法器,实现快速乘法功能,并以Altera公司的ACEX1K系列产品作为硬件,将Max+plusⅡ软件作为开发工具,进行设计编码、功能仿真和硬件测试。
引用
收藏
页码:145 / 148
页数:4
相关论文
共 5 条
[1]
应用有限状态机在数字系统中实现逻辑控制 [J].
吴国强 ;
方雷 ;
赵徐成 ;
殷守华 ;
刘启亮 .
现代电子技术, 2004, (22) :42-43+46
[2]
可编程逻辑器件开发技术MAX+plus II.[M].王志鹏;付丽琴编著;.国防工业出版社.2005,
[3]
VHDL数字控制系统设计范例.[M].林明权等编著;马维旻改编;.电子工业出版社.2003,
[4]
集成电路设计VHDL教程.[M].赵俊超等编写;.北京希望电子出版社.2002,
[5]
EDA技术实用教程.[M].潘松;黄继业编著;.科学出版社.2002,