学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
基于FPGA的可变点数数字脉冲压缩处理器的实现
被引:3
作者
:
论文数:
引用数:
h-index:
机构:
熊吉
赵刚
论文数:
0
引用数:
0
h-index:
0
机构:
四川大学电子信息学院
赵刚
机构
:
[1]
四川大学电子信息学院
来源
:
通信与信息技术
|
2008年
/ 03期
关键词
:
数字脉冲压缩;
自定义浮点数;
现场可编程门阵列;
D O I
:
暂无
中图分类号
:
TN791 [];
学科分类号
:
摘要
:
数字脉冲压缩技术在现代雷达中已经得到广泛的应用,本文介绍了一种通过灵活运用FPGA内部丰富的片内RAM资源,实现对运算数据的高速传输的方法,避免了运算单元在时间上的浪费。通过自定义浮点数的应用,既满足了数据精度的要求,又大量降低芯片面积消耗,节省了片内资源。
引用
收藏
页码:110 / 112+109 +109
页数:4
相关论文
共 1 条
[1]
雷达系统[M]. - 电子科技大学出版社 , 向敬成等[编著], 1997
←
1
→
共 1 条
[1]
雷达系统[M]. - 电子科技大学出版社 , 向敬成等[编著], 1997
←
1
→