嵌入式可编程存储器设计中的“选择性寄存”方法

被引:3
作者
蔡刚 [1 ,2 ]
杨海钢 [1 ]
机构
[1] 中国科学院电子学研究所
[2] 中国科学院研究生院
关键词
嵌入式可编程存储器; 选择性寄存; 存储器IP; 标准单元;
D O I
暂无
中图分类号
TP333 [存贮器];
学科分类号
081201 ;
摘要
该文提出一种"选择性寄存"的方法用于解决同步双端口存储器IP同时对同一地址进行读写操作时造成的读出数据丢失的问题。利用该方法,通过使用同步双端口存储器IP和标准单元来设计嵌入式可编程存储器,可减小设计的复杂度、增强设计的可移植性,从而大大缩短嵌入式可编程存储器的开发周期。该文设计的嵌入式可编程存储器采用SMIC 0.18 μm 1P6M CMOS工艺流片。测试结果表明,与相近工艺尺寸、相同存储容量的全定制嵌入式可编程存储器相比,它们在功能上兼容,在性能上相当。
引用
收藏
页码:2762 / 2766
页数:5
相关论文
共 2 条
[1]  
On the Power Dissipation of Embedded Memory Blocks Used to Implement Logic in Field-Programmable Gate Arrays.[J].Scott Y. L. Chin;Clarence S. P. Lee;Steven J. E. Wilton;Gustavo Sutter.International Journal of Reconfigurable Computing.2008,
[2]  
先进半导体存储器.[M].(美)AshokK.Sharma著;曾莹等译;.电子工业出版社.2005,