学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
RS编译码的一种硬件解决方案
被引:1
作者
:
李红军
论文数:
0
引用数:
0
h-index:
0
机构:
西安空军工程大学工程学院
李红军
杜兴民
论文数:
0
引用数:
0
h-index:
0
机构:
西安空军工程大学工程学院
杜兴民
王兴华
论文数:
0
引用数:
0
h-index:
0
机构:
西安空军工程大学工程学院
王兴华
机构
:
[1]
西安空军工程大学工程学院
来源
:
电子技术应用
|
2003年
/ 05期
关键词
:
RS码;
FPGA;
伴随式;
关键方程;
IDFT;
D O I
:
10.16157/j.issn.0258-7998.2003.05.019
中图分类号
:
TN911.22 [信道编码理论];
学科分类号
:
摘要
:
提出了基于欧氏算法和频谱分析相结合的RS码硬件编译码方法;利用FPGA芯片实现了GF(28)上最高速率为50Mbps、最大延时为640ns的流式译码方案,满足了高速率的RS编译码需求。
引用
收藏
页码:59 / 61
页数:3
相关论文
共 1 条
[1]
FPGA原理、设计与应用.[M].赵雅兴主编;.天津大学出版社.1999,
←
1
→
共 1 条
[1]
FPGA原理、设计与应用.[M].赵雅兴主编;.天津大学出版社.1999,
←
1
→