基于VLSI平台的C51处理器仿真与设计

被引:2
作者
卢莎 [1 ]
何菁 [1 ]
袁杰 [2 ]
机构
[1] 南京大学金陵学院
[2] 南京大学
关键词
逻辑资源; VLSI; FPGA; C51处理器;
D O I
10.16652/j.issn.1004-373x.2013.12.019
中图分类号
TN47 [大规模集成电路、超大规模集成电路]; TP368.1 [微处理机];
学科分类号
080201 [机械制造及其自动化]; 140101 [集成纳电子科学];
摘要
传统ISA处理器内部有限的逻辑资源和外部固定的引脚封装大大的限制了它的应用范围。利用FPGA丰富的逻辑资源实现传统MCU中的各个组成部分,底层采用可配置引脚降低硬件设计复杂度,各模块间采用Wishbone总线结构的方式构建系统,可以达到传统MCU无法完成的要求,具有很好的应用前景。使用硬件描述语言,自底向上设计处理核心80C51,并且与几类通用外设互连组成系统,使用Virtex-ⅡPro系列FPGA进行板级验证。板级验证结果表明实现了既定目标,与标准MCU兼容,系统运行稳定。
引用
收藏
页码:92 / 96
页数:5
相关论文
共 6 条
[1]
Xilinx ISE Design Suite 10.x FPGA开发指南.[M].田耘等; 编著.人民邮电出版社.2008,
[2]
基于FPGA的32位ALU软核设计 [J].
周殿凤 .
电子科技, 2010, 23 (11) :80-81+87
[3]
80C51原始IP核内部RAM的扩展方案 [J].
温圣军 ;
王简瑜 ;
张鲁国 .
单片机与嵌入式系统应用, 2008, (02) :64-66
[4]
基于PowerPC 405的SOPC简单应用 [J].
张春生 ;
常青 ;
肖山竹 .
微处理机, 2007, (06) :117-120
[5]
高性能8位微控制器IP软核设计 [J].
于冰 ;
沈健 ;
聂晶 .
合肥工业大学学报(自然科学版), 2007, (08) :1003-1006
[6]
先进微处理器体系结构及其发展趋势 [J].
刘必慰 ;
陈书明 ;
汪东 .
计算机应用研究, 2007, (03) :16-20+26