用于矩阵并行运算的加速板总线接口设计及其实验

被引:2
作者
孙杰
唐怡亮
翟宏琛
张延忻
机构
[1] 南开大学现代光学研究所!光电信息技术科学开放实验室天津,南开大学现代光学研究所!光电信息技术科学开放实验室天津,南开大学现代光学研究所!光电信息技术科学开放实验室天津,南开大学现代光学研究所!光电信息技术科学开放实验室天津
关键词
矩阵运算; 总线; 存储器; 神经网络;
D O I
10.19650/j.cnki.cjsi.2000.06.022
中图分类号
TP391.4 [模式识别与装置];
学科分类号
0811 ; 081101 ; 081104 ; 1405 ;
摘要
矩阵运算是计算机图像识别 ,特别是神经网络识别系统中频繁使用的基本运算之一。本文介绍了一种用电路硬件实现这种运算的微机总线接口板设计原理、编程方法和根据此技术实现的用于光电混合神经网络目标识别系统内矩阵相乘运算的微机 ISA总线接口实验。实验结果表明 ,应用这种新方法实现的运算不仅速度快 ,而且程序简单 ,能一次完成 4K字节× 4K字节数据量的矩阵相乘运算。该设计原理及相应技术也一般适用于任何需要频繁使用矩阵运算的系统中
引用
收藏
页码:632 / 635
页数:4
相关论文
共 2 条
  • [1] 大规模光电混合神经网络中的可编程拓扑重构
    常胜江
    申金媛
    张文伟
    [J]. 光学学报, 1998, (10) : 27 - 31
  • [2] Optical Computing. D.G.Feitelson. MIT Press . 1988