基于CPLD的可选输出CCD驱动时序设计

被引:30
作者
许秀贞
李自田
李长乐
皮海峰
薛利军
机构
[1] 中国科学院西安光学精密机械研究所
关键词
CCD; 驱动时序; 复杂可编程逻辑器件(CPLD); 相关双采样(CDS);
D O I
暂无
中图分类号
TN386.5 [电荷耦合器件];
学科分类号
摘要
在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用MaxplusⅡ对所设计的驱动时序发生器进行了仿真,针对Altera公司的可编程逻辑器件EPM7128SLC84-7进行适配.系统测试结果表明,所研制的驱动时序发生器可以满足高速CCD成像仪的驱动要求.
引用
收藏
页码:1504 / 1507
页数:4
相关论文
共 5 条
[1]   基于CPLD的线阵CCD光积分时间的自适应调节附视频 [J].
谷林 ;
胡晓东 ;
罗长洲 ;
徐洲 .
光子学报, 2002, (12) :1533-1537
[2]   一种多CCD系统时序产生方法 [J].
张虎 ;
李自田 ;
汶德胜 .
微计算机应用, 2002, (05) :296-298
[3]   CDS器件在TDI-CCD视频信号处理中的应用 [J].
刘国媛 ;
李露瑶 ;
张伯珩 ;
边川平 .
光子学报, 2000, (01) :82-86
[4]  
CCD应用技术[M]. 天津大学出版社 , 王庆有编著, 2000
[5]  
CPLD技术及其应用[M]. 西安电子科技大学出版社 , 宋万杰等编著, 1999