高速基2FFT处理器的结构设计与FPGA实现

被引:23
作者
李小进
初建朋
赖宗声
徐晨
景为平
机构
[1] 华东师范大学微电子电路与系统研究所
[2] 南通大学
关键词
FFT; FPGA; 防溢出; 对称乒乓结构;
D O I
暂无
中图分类号
TN911.72 [数字信号处理];
学科分类号
摘要
本文研究了采用AISC来实现高速实时基2FFT处理器的设计方案。在实现中采用了单基2定点内核,设计了防溢出控制结构,在不增加系统延时的基础上,提高了运算精度。设计了对称乒乓RAM结构,在保证蝶形运算核的占用率的条件下,提高了该FFT处理器的连续运算能力。将RAM集成在FFT处理器内部,提高了使用的灵活性。本文所设计的FFT具有可配置特性,可根据需要计算2的幂次方的FFT。256点的FFT运算只需1072个时钟周期,在VertexII-xc2v1000上综合实现,频率可达112.007MHz,完成整个256点的FFT运算仅需9.57μs。
引用
收藏
页码:51 / 55
页数:5
相关论文
共 4 条
[1]   16点FFT的信噪比分析 [J].
朱晓波 ;
芶冬荣 .
计算机工程, 2003, (02) :282-283
[2]  
数字信号处理基础.[M].(加) 范德维格特 (Van de Vegte;J.) ; 著.电子工业出版社.2003,
[3]  
Four Easy Ways to a Faster FFT.[J].Lenore R. Mullin;Sharon G. Small.Journal of Mathematical Modelling and Algorithms.2002, 3
[4]   Worst and average case roundoff error analysis for FFT [J].
Tasche, M ;
Zeuner, H .
BIT NUMERICAL MATHEMATICS, 2001, 41 (03) :563-581