基于VHDL的数控分频器设计及应用

被引:2
作者
郭海青
机构
[1] 青海师范大学
关键词
数控分频器; VHDL设计; 计数器; 信号;
D O I
暂无
中图分类号
TN772 [分频器];
学科分类号
080902 ;
摘要
数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成果的可修改性和可移植性都较差。基于VHDL的数控分频器设计,整个过程简单、快捷,极易修改,可移植性强。他可利用并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、乐器等数字电子系统中。
引用
收藏
页码:99 / 101
页数:3
相关论文
共 4 条
[1]   2.4GHz动态CMOS分频器的设计 [J].
韩波 ;
唐广 .
国外电子元器件, 2006, (01) :15-17
[2]   基于FPGA的数字波形发生器 [J].
王彦 ;
方艾 ;
张清明 .
机械与电子, 2004, (06) :14-17
[3]  
EDA技术实用教程[M]. 科学出版社 , 潘松,黄继业编著, 2005
[4]  
现代电子技术——VHDL与数字系统设计[M]. 电子工业出版社 , 杨刚,龙海燕编著, 2004