嵌入式数字锁相环的设计与实现

被引:30
作者
单长虹
孟宪元
机构
[1] 南华大学电气工程学院,清华大学电子工程系湖南衡阳,北京
关键词
数字锁相环; 片上系统; 可编程逻辑器件;
D O I
暂无
中图分类号
TN304.05 [];
学科分类号
摘要
介绍了应用VHDL技术设计嵌入式数字锁相环的方法 ,给出了系统仿真结果 ,并用可编程逻辑器件FPGA予以实现。该锁相环能够实现正交锁定或反相锁定 ,并具有控制灵活、锁定频率高和系统稳定性好等特点。
引用
收藏
页码:93 / 95+42 +42
页数:4
相关论文
共 4 条
[1]
可编程ASIC设计及应用.[M].李广军;孟宪元编著;.电子科技大学出版社.2000,
[2]
VHDL实用教程.[M].潘松;王国栋编著;.电子科技大学出版社.2000,
[3]
数字锁相环路原理与应用.[M].胡华春;石玉编著;.上海科学技术出版社.1990,
[4]
锁相技术及其应用.[M].罗伟雄等编;.北京理工大学出版社.1990,