含有快速进位链的FPGA布局系统研究

被引:2
作者
崔秀海 [1 ,2 ]
杨海钢 [1 ]
刘洋 [1 ]
熊金 [1 ]
刘峰 [1 ]
机构
[1] 中国科学院电子学研究所可编程芯片与系统研究室
[2] 中国科学院研究生院
关键词
布局系统; 进位链; 评价函数; 模拟退火;
D O I
暂无
中图分类号
TP391.41 [];
学科分类号
080203 ;
摘要
为了使FPGA(field grogrammable gate array)布局系统能够处理含有快速进位链及IP(intellectual proper-ty)核的复杂电路,在模拟退火算法的基础上,提出一种新的FPGA布局算法。该算法对含有快速进位链和不含快速进位链的电模块分别构造和调用不同的评价函数。以此来优化布局系统,实验结果表明,此布局系统与最具代表性的VPR(versatile place and route)布局系统相比增加了处理进位链和IP核功能,提高了布局系统性能。
引用
收藏
页码:4638 / 4641
页数:4
相关论文
共 2 条
  • [1] LowTARP:低温交替改善的模拟退火布局算法
    杨铭
    来金梅
    唐璞山
    胡欣
    曾璇
    童家榕
    [J]. 计算机辅助设计与图形学学报, 2007, (06) : 692 - 697
  • [2] "Logic Synthesis and Optimization Benchmarks," Version 3.0 .2 S.Yang. . 1991