基于FPGA的中值滤波算法研究与硬件设计

被引:10
作者
陈加成
徐熙平
吴琼
机构
[1] 长春理工大学光电工程学院
关键词
FPGA; 快速中值滤波; 图像处理;
D O I
暂无
中图分类号
TN713 [滤波技术、滤波器]; TN791 [];
学科分类号
摘要
本文以FPGA为平台,使用VHDL硬件描述语言设计并实现了中值滤波图像处理算法。在设计过程中,通过改进算法和优化结构,在合理地利用硬件资源的基础上,有效地挖掘出算法内在的并行性,采用流水线结构优化算法,提高了处理速度。文中提出了一种快速中值滤波算法,可以大大节省硬件资源,同时提高了处理速度。
引用
收藏
页码:8 / 10+14 +14
页数:4
相关论文
共 3 条
[1]  
基于FPGA的图像处理算法的研究与硬件设计.[D].付昱强.南昌大学.2006, 11
[2]  
VHDL电路设计.[M].雷伏容; 编著.清华大学出版社.2006,
[3]  
FPGA设计及应用.[M].褚振勇;翁木云编著;.西安电子科技大学出版社.2002,