可重构计算的硬件结构

被引:27
作者
李仁发
周祖德
陈幼平
徐成
李方敏
机构
[1] 华中科技大学机械科学与工程学院
[2] 湖南大学计算机与通信学院
关键词
可重构计算; FPGA; 路由; 体系结构;
D O I
暂无
中图分类号
TP332 [运算器和控制器(CPU)];
学科分类号
摘要
首先讨论了可重构计算的基本含义及特点 ,指出它的实质是突破了通用微处理仅时间维可变 ,ASIC空间维可变的限制 ,实现时间、空间两维可编程 其次 ,系统地综述了基于FPGA的可重构计算硬件结构的基本技术 ,重点讨论了逻辑单元的粒度及单元间互连的路由问题 最后给出了基于可重构计算的几个典型体系结构框架
引用
收藏
页码:500 / 506
页数:7
相关论文
共 1 条
[1]   FPGA计算 [J].
杨超峰 ;
胡铭曾 .
计算机科学, 1999, (09) :1-4