基于CPLD的高速面阵CCD驱动电路设计

被引:8
作者
孔渊
王世勇
崔洪洲
周起勃
机构
[1] 中国科学院上海技术物理研究所
关键词
电荷耦合器件; 可编程逻辑器件; 驱动电路; CCD视频处理专用集成芯片;
D O I
10.16818/j.issn1001-5868.2003.05.020
中图分类号
TN386.5 [电荷耦合器件];
学科分类号
摘要
着重介绍了基于CPLD来设计产生高速面阵IA-D1CCD芯片复杂驱动时序和整个CCD相机的电子系统控制逻辑时序。同时采用CCD视频处理专用集成芯片处理CCD输出信号,提高了图像信噪比,改善了图像质量。使用结果表明:该硬件电路结构简单、成本低廉、可靠性高、功耗较低,并满足了工程项目小型化的要求。
引用
收藏
页码:363 / 366
页数:4
相关论文
共 1 条
[1]   CCD时序信号发生器的设计 [J].
魏仲慧 .
光学精密工程 , 1996, (02) :91-93