基于FPGA的LVDS高速差分板间接口应用

被引:9
作者
李云志
李立萍
杨恒
机构
[1] 电子科技大学电子工程学院信息工程系
关键词
低电压差分信号; 数字接收机; 双倍数据率; 现场可编程门阵列;
D O I
10.13290/j.cnki.bdtjs.2008.12.026
中图分类号
TP368.1 [微处理机];
学科分类号
摘要
随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针对这一情况,提出了一种基于LVDS差分接口的DDR传输接口,解决了这一瓶颈,并且在实际硬件平台上进行了FPGA实现,达到了18.4 Gbit/s的接口速率。
引用
收藏
页码:1138 / 1142
页数:5
相关论文
共 3 条
[1]   LVDS技术及其在高速PCB设计中的应用 [J].
魏丽丽 .
电子质量, 2007, (03) :78-81
[2]   基于FPGA的CPCI和LVDS接口技术及应用 [J].
王晓君 ;
宇文英 ;
罗跃东 .
半导体技术, 2007, (03) :248-251
[3]  
Xilinx.Virtex-4 User Guide .2 http:∥www.xilinx.com . 2007