DDS+PLL技术与应用

被引:8
作者
高泽溪
王诞燕
机构
[1] 北京航空航天大学十四系元器件中心
关键词
DDS,PLL,相位累加器,相位分辨率,频率分辨率;
D O I
10.16157/j.issn.0258-7998.1997.09.016
中图分类号
TN916.3 [电话机及设备];
学科分类号
0810 ; 081001 ;
摘要
将DDS(DirectdigitalSynthesizer)技术与PLL(PhaseLockedLoop)技术组合运用,使之优势互补形成的DDS+PLL技术已成为九十年代频率合成技术发展的新潮流。本文简要介绍DDS的原理与性能,着重以典型DDS芯片Q2330与PLL构成的宽频带、高分辨率、快速转换的新型频率合成器为例,将实现方法与实用系统推荐给读者。
引用
收藏
页码:38 / 40
页数:3
相关论文
共 1 条
[1]  
集成锁相环路.[M].万心平;张厥盛编著;.人民邮电出版社.1990,