星载SAR实时成像处理器的FPGA实现

被引:16
作者
熊君君
王贞松
姚建平
石长振
机构
[1] 中国科学院计算技术研究所
基金
国家高技术研究发展计划(863计划);
关键词
CS算法; 实时成像处理器; FPGA; 流水处理; 并行处理;
D O I
暂无
中图分类号
TN957.5 [雷达接收设备];
学科分类号
摘要
本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求.
引用
收藏
页码:1070 / 1072
页数:3
相关论文
共 2 条
[1]  
合成孔径雷达卫星.[M].魏钟铨等著;.科学出版社.2001,
[2]  
综合孔径雷达.[M].张澄波著;.科学出版社.1989,