学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
基于VHDL语言的A/D采样控制器设计
被引:3
作者
:
罗朝霞
论文数:
0
引用数:
0
h-index:
0
机构:
西安邮电学院陕西西安
罗朝霞
机构
:
[1]
西安邮电学院陕西西安
来源
:
现代电子技术
|
2005年
/ 12期
关键词
:
ADC;
VHDL;
CPLD;
Max+ PlusⅡ;
D O I
:
暂无
中图分类号
:
TN792 [];
学科分类号
:
080902 ;
摘要
:
介绍了逐次逼近型模数转换芯片ADC0809的组成、工作原理和如何利用VHDL硬件描述语言中状态机的设计方法设计ADC0809采样控制电路,同时给出采样控制电路在Max+Plus集成开发软件环境下的功能仿真波形,并通过下载电缆用设计生成的编程目标文件(.pof)配置Altera公司的CPLD器件EPM7064SLC446来实现A/D采样控制器。实践证明设计的电路能够稳定、可靠的工作。
引用
收藏
页码:96 / 97+100 +100
页数:3
相关论文
共 1 条
[1]
VHDL实用教程.[M].潘松;王国栋编著;.电子科技大学出版社.2000,
←
1
→
共 1 条
[1]
VHDL实用教程.[M].潘松;王国栋编著;.电子科技大学出版社.2000,
←
1
→