电阻抗成像中高速高精度数字相敏检波器设计

被引:5
作者
何为
何传红
刘斌
机构
[1] 重庆大学输配电装备及系统安全与新技术国家重点实验室
基金
国家高技术研究发展计划(863计划);
关键词
电阻抗成像; 数字相敏检波器; 信噪比; 现场可编程门阵列;
D O I
暂无
中图分类号
TP29 [自动化技术在各方面的应用];
学科分类号
摘要
电阻抗成像对测量系统的精度和速度都有较高要求,为此研制了基于现场可编程门阵列(field programmable gate array,FPGA)的数字相敏检波器(digital phase-sensitive detector,DPSD)用于电阻抗成像的数据测量。在分析DPSD原理的基础上,推导出信噪比与采样点数和采样分辨率的关系。给出了测量系统的实现方案,提出了基于直接数字频率合成(direct digitalsynthesis,DDS)技术的模数转换器(analog-to-digital converter,ADC)时钟设计方法。采用高速多通道ADC芯片,辅以低抖动ADC时钟电路,最终由FPGA实现实时DPSD算法。实验测试结果显示,测量准确度可达0.03%,系统信噪比可达85dB。琼脂模型成像实验证明其性能可以较好地满足电阻抗成像的要求。
引用
收藏
页码:1274 / 1279+1290 +1290
页数:7
相关论文
共 4 条
[1]   精密阻抗分析仪中数字相敏检波技术研究与实现 [J].
王晓俊 ;
周杏鹏 ;
王毅 .
仪器仪表学报, 2006, (06) :592-595
[2]   时钟抖动和相位噪声关系的研究 [J].
宋屾 ;
焦淑红 ;
胡尔富 .
应用科技, 2006, (04) :1-3+6
[3]  
Abroadbandhigh-frequency electrical impedance tomography systemfor breast Imaging .2 HALTER R,HARTOVA,PAULSENK D. IEEE Transactions on BiomedicalEngineering . 2008
[4]  
Electrical Impendance TomographyMethods,History and Applications .2 HOLDER D S. IOPpublishing Ltd . 2005