一种快速的二维中值滤波算法及其硬件实现

被引:5
作者
郑鹤
王鲁平
李飙
机构
[1] 国防科技大学ATR重点实验室
关键词
信息处理技术; 中值滤波器; 二维中值滤波算法; 快速算法; FPGA;
D O I
暂无
中图分类号
TN713 [滤波技术、滤波器];
学科分类号
080902 ;
摘要
为了实现实时图像预处理,介绍了中值滤波器的原理,详细研究了一种快速的二维中值滤波算法,给出了Verilog程序流程,并在现场可编程门阵列(FPGA)上用硬件编程语言实现了此中值滤波器。通过对不同算法的仿真结果进行了详细分析和比较,表明此算法大幅度降低了FPGA的资源占用率,能有效控制系统成本,适合用于硬件实现。
引用
收藏
页码:245 / 248
页数:4
相关论文
共 2 条
[1]   中值滤波在红外成像引信中的应用及硬件实现 [J].
罗恒亮 ;
郑链 ;
王克勇 ;
宋承天 .
激光与红外, 2004, (01) :43-45
[2]  
硬件描述语言Verilog.[M].[英]DonaldE.Thomas;PhilipR.Moorby著;刘明业等译;.清华大学出版.2001,