一种智能变电站合并单元关键环节的实现方法

被引:58
作者
李英明
郑拓夫
周水斌
闫志辉
赵应兵
陈玉峰
机构
[1] 许继电气技术中心
关键词
智能变电站; 合并单元; 插值算法; 同步; 守时; 输出延时;
D O I
暂无
中图分类号
TM63 [变电所]; TM76 [电力系统的自动化];
学科分类号
080802 [电力系统及其自动化];
摘要
针对智能变电站中对合并单元时间性能指标上较高的技术要求,文中通过对由插值算法进行同步的合并单元实现原理的具体分析,充分利用PowerPC的计算能力和现场可编程门阵列(FPGA)的并行处理能力,将整个系统分成多个模块,并通过模块间的相互配合,提出一种具体的合并单元关键环节的设计方案。在该方案中,通过对连续有效秒脉冲间隔的统计和记录,来实现高精度的守时模块,并利用灵活设置的定时器中断周期,来对合并单元的重采样时刻进行动态调整,使之与外部对时信号同步。同时通过对输出延时的分解及FPGA的缓存功能,精确实现了SV9-2报文的等间隔输出。
引用
收藏
页码:93 / 98
页数:6
相关论文
共 2 条
[1]
基于线性Lagrange插值法的变电站IED采样值接口方法 [J].
周斌 ;
鲁国刚 ;
黄国方 ;
沈健 .
电力系统自动化, 2007, (03) :86-90
[2]
在变电站智能设备中实现B码对时 [J].
周斌 ;
黄国方 ;
王耀鑫 ;
张何 .
电力自动化设备, 2005, (09) :86-88