基于FPGA和DSP实现的实时图像压缩

被引:32
作者
赵保军
史彩成
毕莉
安建波
毛二可
机构
[1] 北京理工大学电子工程系
[2] 北京理工大学电子工程系 北京
[3] 北京
关键词
DCT; 乒乓模式; 并行流水;
D O I
暂无
中图分类号
TN911.73 [图像信号处理];
学科分类号
0711 ; 080401 ; 080402 ;
摘要
利用FPGA的并行分布流水特点 ,选用exilinx公司的 5 0万门级芯片XCV4 0 0E ,设计并实现CIF格式 ( 35 2× 2 88象素 )图像实时DCT变换 .该设计采用乒乓模式 ,只需设计一个快速算法模块 (F×CT)就解决了C×F×CT 的实现算法 .当视频信号通过数字化后逐行输入FPGA ,在行、场同步信号和采样时钟的控制下 ,每输入一组数据 ( 8个 ) ,就进行行向量与CT 的矩阵乘运算 (F×CT) ,并将结果按转置方式保存 ,每输入一个数进行一次 ( 1× 8)× ( 1× 8)矩阵运算 ,每行进行 35 2× ( 1× 8)× ( 8× 8)次矩阵运算 ,其中 4 4次 ( 1× 8)× ( 8× 8)矩阵运算的结果需要按转置形式 (HT=(F×CT) T)存储 ;当输入下一组 8行数据时 ,对该组数据进行与前述 8行数据相同的矩阵运算 ,而对刚做完 (F×CT)运算的 8行相应结果 ,则按正常顺序取出进行 (HT×CT)运算 ,将结果按转置形式 (GT=C×H)输出 .从而以实时流水的方式完成C×F×CT 运算 .功能仿真、时序仿真和与TMS32 0C6 2X系统的成功对接验证了本设计及算法的正确性
引用
收藏
页码:1317 / 1319
页数:3
相关论文
共 4 条
[1]   利用FPGA和DSP结合实现雷达多目标实时检测 [J].
赵保军 ;
史彩成 ;
韩月秋 ;
毛二可 .
电子学报, 2001, (08) :1145-1147
[2]  
可编程逻辑阵列FPGA和EPLD.[M].金革等编译;.中国科学技术大学出版社.1996,
[3]  
可编程专用集成电路原理、设计和应用.[M].孟宪元 编.电子工业出版社.1995,
[4]  
数据压缩的原理与应用.[M].吴乐南 编著.电子工业出版社.1995,