共 3 条
FPGA的配置及其接口电路的设计
被引:19
作者:
王灵芝
林培杰
黄春晖
机构:
[1] 福州大学物理与信息工程学院
来源:
关键词:
FPGA;
CPLD;
FLASH;
串行配置;
D O I:
10.13382/j.jemi.2007.02.013
中图分类号:
TN791 [];
学科分类号:
摘要:
本文介绍对XILINX公司SpartanⅡ系列的XC2S50的FPGA配置数据的方法。提出了利用CPLD和FLASH组成串行配置系统实现对FPGA的上电配置以及通过计算机并口实现数据的传送和监测的方法。对内部的控制电路的电路结构、软件设计等方面进行了阐述。在此系统之上实现了计算机串口与SDRAM之间的相互通信。实验结果表明系统功能可靠、实用。经测试系统最大时钟频率可以达到76.923MHz,FLASH的读写速率可达到111Mbs。与基于单片机配置的方法比较,高速安全的完成对FPGA的上电配置。
引用
收藏
页码:109 / 112
页数:4
相关论文