异步FIFO在FPGA与DSP通信中的运用

被引:19
作者
胡波
李鹏
机构
[1] 西安电子科技大学电子工程学院
关键词
异步FIFO; FPGA与DSP数据通信; EMIFA;
D O I
10.16180/j.cnki.issn1007-7820.2011.03.014
中图分类号
TN919.3 [数据传输技术];
学科分类号
摘要
利用异步FIFO实现FPGA与DSP进行数据通信的方案。FPGA在写时钟的控制下将数据写入FIFO,再与DSP进行握手后,DSP通过EMIFA接口将数据读入。文中给出了异步FIFO的实现代码和FPGA与DSP的硬件连接电路。经验证,利用异步FIFO的方法,在FPGA与DSP通信中的应用,具有传输速度快、稳定可靠、实现方便的优点。
引用
收藏
页码:53 / 55+61 +61
页数:4
相关论文
共 2 条
[1]  
设计与验证Verilog HDL[M]. 人民邮电出版社 , 吴继华, 2006
[2]  
TMS320C674x/OMAP-L1x ProcessorExternal Memory Interface A (EMIFA)User′s Guide .2 Texas Instruments. http://www.ti.com . 2010