基于FPGA的可重构智能仪器设计

被引:2
作者
王广昊
肖明清
高成金
机构
[1] 空军工程学院二系自动测试实验室
关键词
可重构技术; 智能仪器; SOPC; FPGA; Nios II;
D O I
暂无
中图分类号
TH702 [设计、计算与制图];
学科分类号
0804 ; 080401 ; 081102 ;
摘要
传统测试仪器普遍存在生产出来后普通用户难以改变其相对固定的功能,无法满足多样性的测量。基于此本文开发了基于FPGA的可重构智能仪器,利用SOPC Builder软件在FPGA中嵌入了NiosII处理器系统,采用可重构的应用框架技术利用HAL系统库进行软件设计。解决了由于测试对象复杂、测试设备多、测试资源利用率低所造成的测试系统的生产、维修成本过高,资源浪费等问题。
引用
收藏
页码:159 / 161
页数:3
相关论文
共 2 条
[1]  
可重构虚拟电子测量仪器系统的设计与实现.[D].渠珊珊.吉林大学.2007, 03
[2]   基于单片机的智能仪器监控平台设计 [J].
王星 ;
黄巍 ;
闫虎 .
微计算机信息, 2008, (10) :174-176