GPS接收机中采样平均技术的FPGA实现

被引:5
作者
魏敬法
胡永辉
华宇
机构
[1] 中国科学院国家授时中心
[2] 中国科学院研究生院 陕西临潼
[3] 中国科学院研究生院
[4] 北京
[5] 陕西临潼
关键词
FPGA(现场可编程门阵列); GPS; 采样平均;
D O I
10.13875/j.issn.1674-0637.2004.01.003
中图分类号
TN851 [接收机:按形式分];
学科分类号
0810 ; 081001 ;
摘要
提出了一种采样平均的处理方法 ,将每毫秒 50 0 0点的采样信号变成每毫秒 1 0 2 4点 ,并利用现场可编程门阵列 (FPGA—fieldprogrammablegatearray)实现了这种方法。利用Matlab进行的仿真和ISE(insystememulator)综合结果表明这种方法不会影响信噪比 ,而且简化了接收机的相关处理器 ,节省了FPGA资源 ,降低了接收机成本 ,提高了处理速度 ,加快了设计进程
引用
收藏
页码:16 / 22
页数:7
相关论文
共 2 条
[1]  
GPS Receiver Search Techniques. Ward P. IEEE PLANS . 1996
[2]  
Novel Fast GPS/GLONSS Code Acquisition. Coenen A,Van Nee D. Electronics Letters . 1992