采用FPGA的高速CCD相机的时钟发生器

被引:3
作者
冯勇
牟丹丹
杨旭强
董岩
陈硕
机构
[1] 哈尔滨工业大学电气工程系
关键词
电荷耦合器件; 时间延迟积分; 现场可编程逻辑阵列;
D O I
10.13873/j.1000-97872002.10.005
中图分类号
TN386.5 [电荷耦合器件];
学科分类号
摘要
采用IL E2TDICCD做为传感器 ,与计算机构成了成像系统 ,并在计算机CRT上显示出图像。主要介绍高速CCD相机的工作时钟产生电路的设计 ,采用大规模集成电路FPGA实现了该工作时钟驱动电路 ,采用AHDL语言对工作时钟驱动电路进行了硬件描述 ,并利用MaxPlus2软件对所设计的工作时钟驱动电路进行了仿真 ,最后对FPGA器件进行了编程和硬件电路调试 ,进而实现了整个CCD相机的控制。
引用
收藏
页码:13 / 15+18 +18
页数:4
相关论文
共 3 条