基于FPGA的电子式互感器智能合并单元研制

被引:6
作者
王伟明
段雄英
机构
[1] 大连理工大学电气工程学院
基金
中央高校基本科研业务费专项资金资助;
关键词
合并单元; IEC61850; 服务器模型; FPGA; 功能测试;
D O I
暂无
中图分类号
TM45 [互感器]; TM76 [电力系统的自动化];
学科分类号
080801 ; 080802 ;
摘要
在介绍合并单元服务器模型的基础上,描述了一种基于现场可编辑逻辑门阵列(FPGA)的电子式互感器智能合并单元的具体实现方法。根据FPGA的模块化编程和多任务处理的特点,该方法在单片FPGA内实现采样脉冲同步,数据采集,采样值处理,以及以太网控制芯片驱动和数据帧发送。本合并单元能够传输符合IEC61850-9-1和IEC61850-9-2规约的数据帧,两种数据帧的传输可以根据实际需要进行切换。运用MMS Ethereal软件对本合并单元发送的数据帧进行捕获和分析,结果表明该合并单元具有较高的灵活性和较强的实用价值。
引用
收藏
页码:131 / 134+140 +140
页数:5
相关论文
共 5 条
[1]   基于FPGA&ARM9合并单元的研制 [J].
张明珠 ;
邹欣洁 .
电力系统保护与控制, 2010, 38 (09) :84-87
[2]   基于IEC61850-9-2的电子式互感器合并单元的研制 [J].
赵应兵 ;
周水斌 ;
马朝阳 .
电力系统保护与控制, 2010, 38 (06) :104-106+110
[3]   IEC61850标准下采样值传输规范9-1、9-2的对比和分析 [J].
郑新才 ;
施鲁宁 ;
杨光 ;
刘继安 .
电力系统保护与控制, 2008, (18) :47-50
[4]   用FPGA实现曼彻斯特编解码 [J].
林艺文 ;
方展伟 .
汕头大学学报(自然科学版), 2004, (02) :63-68
[5]  
基于SOPC的电子式互感器系统设计.[D].张明志.大连理工大学.2009, 10