基于FPGA与DDR2 SDRAM的高速ADC采样数据缓冲器设计

被引:4
作者
徐家刚
张永伟
徐瑞荣
机构
[1] 船舶重工集团公司所
关键词
现场可编程门阵列; 模数转换器; 数据缓冲器;
D O I
10.16426/j.cnki.jcdzdk.2010.01.003
中图分类号
TN792 [];
学科分类号
摘要
介绍了一种基于现场可编程门阵列(FPGA)和第二代双倍数据率同步动态随机存取记忆体(DDR2)的高速模数转换(ADC)采样数据缓冲器设计方法,论述了在Xilinx V5 FPGA中如何实现高速同步时钟设计和高速数据同步接收设计。
引用
收藏
页码:104 / 108
页数:5
相关论文
共 1 条
[1]   基于FPGA的高速实时数据采集系统 [J].
肖金球 ;
刘传洋 ;
仲嘉霖 .
电路与系统学报, 2005, (06) :128-131