基于状态机的SDRAM控制器的设计与实现

被引:20
作者
段然
樊晓桠
张盛兵
沈戈
梁婕
不详
机构
[1] 西北工业大学计算机学院
[2] 西北工业大学计算机学院 西安
[3] 西安
[4] 西安
关键词
SDRAM; 状态机; 刷新;
D O I
暂无
中图分类号
TP303 [总体结构、系统结构];
学科分类号
081201 ;
摘要
现代计算机的基本框架仍是以冯·诺伊曼结构为基础,以中央控制单元和存储指令/数据的存储器之间的通信为支撑的。同步动态随机存储器(即SDRAM)与静态RAM相比具有容量大,成本低的优势;与传统异步DRAM相比其速度更快,所以得到了越来越广泛的应用。因此以简化主机对SDRAM访问为主要任务的SDRAM控制器的设计就变得更加重要。论文提出了一种基于状态机的SDRAM控制器的设计思路与实现,并通过了FPGA验证,完全达到系统的功能和速度要求。
引用
收藏
页码:110 / 112+132 +132
页数:4
相关论文
empty
未找到相关数据