嵌入式UART的设计及FPGA验证

被引:4
作者
朱勤 [1 ,2 ]
钱敏 [1 ]
杨翠军 [1 ]
朱静 [1 ]
机构
[1] 苏州大学电子信息学院微电子系
[2] 苏州工业职业技术学院
关键词
RS232; 片上系统; UART IP核; 状态机; 现场可编程门阵列;
D O I
暂无
中图分类号
TN47 [大规模集成电路、超大规模集成电路]; TN791 [];
学科分类号
摘要
随着微电子技术的发展,IP核成为SOC IC设计技术的关键;UART(通用异步收发器)作为输入/输出系统中重要的基本组成部分,设计其IP核并嵌入SOC系统中具有十分重要的应用意义。采用自上而下的设计方法,设计系统各模块并集成、仿真,最后在Xilinx ISE 9.1i开发环境下进行了综合、仿真和FPGA器件下载进行硬件实现、验证。结果表明设计正确,功能稳定、可靠。UART IP核能很好的应用到SOC中去,具有很高的使用价值。
引用
收藏
页码:150 / 153
页数:4
相关论文
共 6 条
  • [1] 基于FPGA的数字下变频(DDC)设计
    徐小明
    蔡灿辉
    [J]. 通信技术, 2011, 44 (10) : 19 - 21+24
  • [2] 基于FPGA的UART IP核的设计实现
    赵海登
    刘晓文
    胡景军
    汤晓蕾
    [J]. 通信技术, 2009, 42 (05) : 177 - 179+182
  • [3] 计算机通信原理与系统[M]. 国防科技大学出版社 , 吴玲达, 2008
  • [4] EDA技术与VHDL[M]. 清华大学出版社 , 潘松, 2005
  • [5] VHDL实例剖析[M]. 国防工业出版社 , 张凯, 2004
  • [6] 微机接口技术[M]. 中国商业出版社 , 王泽成主编, 1996