用Verilog HDL进行FPGA设计的原则与方法

被引:11
作者
祁晓磊
蔡学良
孙德玮
机构
[1] 合肥电子工程学院
关键词
FPGA; Verilog HDL; EDA; 硬件描述语言;
D O I
暂无
中图分类号
TN791 [];
学科分类号
080902 ;
摘要
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用。本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA硬件开发的原则,然后在熟悉FPGA的硬件结构原理的基础上,遵循FPGA设计流程,以分频器和状态机为例,分别讨论了组合逻辑电路和时序逻辑电路各自的特点及其设计输入方法;最后结合FPGA的硬件特点,分析了将用Verilog HDL语言设计的电路的进行综合与设计优化并最终实现为硬件电路的方法。
引用
收藏
页码:67 / 71
页数:5
相关论文
共 4 条
[1]  
FPGA数字电子系统设计与开发实例导航.[M].刘韬;楼兴华编著;.人民邮电出版社.2005,
[2]  
FPGA系统设计与实践.[M].黄智伟主编;.电子工业出版社.2005,
[3]  
数字系统设计与Verilog HDL.[M].王金明编著;.电子工业出版社.2005,
[4]  
Verilog数字系统设计教程.[M].夏宇闻编著;.北京航空航天大学出版社.2003,