基于FPGA的镜像阈值层叠滤波器实现方法

被引:9
作者
赵春晖
王炜薇
崔颖
机构
[1] 哈尔滨工程大学信息与通信工程学院
关键词
镜像阈值层叠滤波器; FPGA; 位串行结构; 半位元组串行结构; 图像处理;
D O I
暂无
中图分类号
TN713 [滤波技术、滤波器];
学科分类号
080902 ;
摘要
镜像阈值层叠滤波器克服了传统阈值层叠滤波器在频率响应上的局限性,增强了滤波器的频率选择能力。本文采用位串行结构(bit-serial)和半位元组串行结构(nibble-serial)在FPGA上实现镜像阈值层叠滤波器。对于数据宽度为k的图像数据,位串行结构通过一个二进制处理单元的k次循环就可实现滤波,并且k是可变的。半位元组串行结构是串行处理和并行处理的折衷形式,通过将数据字长分组来缩短滤波时间。最后给出两种实现结构的系统设计方案及仿真结果,并比较二者在滤波速度与占用面积上的差别。
引用
收藏
页码:42 / 47
页数:6
相关论文
共 4 条
[1]  
层叠滤波器优化设计及算法研究.[D].崔颖.哈尔滨工程大学.2006, 12
[2]  
层叠滤波器优化理论及算法研究.[D].张文成.哈尔滨工程大学.2004, 01
[3]   基于克隆选择算法的层叠滤波器的优化设计 [J].
赵春晖 ;
孙莉 ;
付正威 .
哈尔滨工程大学学报, 2007, (04) :456-460
[4]  
Bit-Serial Realizations of a Class of Nonlinear Filters Based on Positive Boolean Functions..Keping Chen;.IEEE Trans. on CAS.1989,