改进的解耦双同步坐标系锁相环的设计与实现

被引:26
作者
周元峰
段善旭
刘宝其
冯鑫振
机构
[1] 华中科技大学,强电磁工程与新技术国家重点实验室
关键词
锁相环; 双同步坐标系; 解耦陷波器;
D O I
暂无
中图分类号
TN911.8 [相位锁定、锁相技术];
学科分类号
080906 [电磁信息功能材料与结构];
摘要
微网中的电压可能会存在较大的谐波和不平衡,因此要求锁相环(PLL)能够迅速、准确地确定电网正序电压的相位。提出的改进型解耦双同步坐标系PLL通过在q轴加入6次谐波的陷波器,可抑制电网中的5次负序电压和7次正序电压对锁相的影响。锁相程序在相位变化较大时改变正弦表的指针,在相位或频率变化较小时调节DSP周期寄存器。实验证明了该锁相方法的有效性。
引用
收藏
页码:68 / 70
页数:3
相关论文
共 4 条
[1]
电压畸变条件下软件锁相环精度提高 [J].
李东 ;
韦统振 ;
霍群海 ;
高绪华 .
电力电子技术, 2011, 45 (07) :95-97
[2]
电压不平衡条件下改进型锁相环的设计与实现 [J].
田桂珍 ;
王生铁 ;
林百娟 ;
王志和 .
电力电子技术, 2010, 44 (04) :85-86+89
[3]
三相数字锁相环的原理及性能 [J].
龚锦霞 ;
解大 ;
张延迟 .
电工技术学报, 2009, 24 (10) :94-99+121
[4]
数字信号处理.[M].(美)SanjitK.Mitra著;孙洪;余翔宇等译;.电子工业出版社.2005,