基于FPGA的高速链路通信系统实现

被引:2
作者
李宏
李蒙
哈乐
王俊
机构
[1] 北京航空航天大学电子信息工程学院
关键词
高速链路通信; 低电压差分信号; 现场可编程逻辑阵列;
D O I
10.19651/j.cnki.emt.2006.05.040
中图分类号
TN914 [通信系统(传输系统)]; TN791 [];
学科分类号
0810 ; 081001 ; 080902 ;
摘要
介绍了利用FPGA实现了基于LVDS接口的高速链路通信系统。在硬件上实现了高速链路通信系统中数据帧的处理、并串转换、串并转换和LVDS接口的输入输出;在软件上实现了终端链路通信软件。此系统可用于两路50Mbps的终端用户数据收发,在链路合路器中进行加帧处理后发出,链路分路器接收到该加帧数据流后进行解帧操作,最终根据不同的用户输出相应分路的50Mbps的LVDS用户数据。
引用
收藏
页码:118 / 121
页数:4
相关论文
共 3 条
[1]  
Windows 2000/XP WDM设备驱动程序开发.[M].武安河等编著;.电子工业出版社.2003,
[2]  
Windows WDM设备驱动程序开发指南.[M].(美)[C.坎特]ChrisCant著;孙义等译;.机械工业出版社.2000,
[3]  
VHDL硬件描述语言与数字逻辑电路设计.[M].侯伯亨;顾新编著;.西安电子科技大学出版社.1997,