基于FPGA的循环冗余校验并行实现

被引:4
作者
黄维超
刘桥
黄初华
机构
[1] 贵州大学电子科学与信息技术学院
关键词
循环冗余校验; 硬件描述语言; 现场可编程门阵列;
D O I
10.13274/j.cnki.hdzj.2009.06.008
中图分类号
TN791 [];
学科分类号
080902 ;
摘要
在数据通信中为了降低通信线路传输的误码率,需要采用高效能的差错控制方法。循环冗余校验(CRC)由于其误码检测能力强,抗干扰性能优异,在通信和测控等领域有广泛的应用。通过对CRC校验码原理的分析,研究了一种并行CRC算法并采用硬件描述语言Verilog HDL来实现。
引用
收藏
页码:181 / 183
页数:3
相关论文
共 4 条
[1]   基于USB的CRC算法及其VHDL实现 [J].
张俊涛 ;
陈晓莉 .
微计算机信息, 2007, (14) :289-290+277
[2]   CRC校验码并行计算的FPGA实现 [J].
张树刚 ;
张遂南 ;
黄士坦 .
计算机技术与发展, 2007, (02) :56-58+62
[3]   通用并行CRC计算原理及其硬件实现方法 [J].
李永忠 .
西北民族学院学报(自然科学版), 2002, (01) :33-37
[4]   一种CRC并行计算原理及实现方法 [J].
朱荣华 .
电子学报, 1999, (04) :144-146