学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
基于FPGA的直接数字频率合成器的设计和实现
被引:4
作者
:
周俊峰
论文数:
0
引用数:
0
h-index:
0
机构:
西安交通大学电子物理与器件国家重点实验室
周俊峰
陈涛
论文数:
0
引用数:
0
h-index:
0
机构:
西安交通大学电子物理与器件国家重点实验室
陈涛
机构
:
[1]
西安交通大学电子物理与器件国家重点实验室
来源
:
电子设计应用
|
2002年
/ 01期
关键词
:
直接数字频率合成(DDS);
现场可编程门阵列(FPGA);
D O I
:
暂无
中图分类号
:
TN741 [直接法];
学科分类号
:
080902 ;
摘要
:
本文介绍了利用Altera的FPGA器件(ACEXEP1K50)实现直接数字频率合成器的工作原理、设计思路、电路结构和改进优化方法。
引用
收藏
页码:55 / 57
页数:3
相关论文
共 1 条
[1]
复杂数字电路与系统的Verilog HDL设计技术.[M].夏宇闻编著;.北京航空航天大学出版社.1998,
←
1
→
共 1 条
[1]
复杂数字电路与系统的Verilog HDL设计技术.[M].夏宇闻编著;.北京航空航天大学出版社.1998,
←
1
→