CRC码的FPGA实现附视频

被引:10
作者
叶懋
刘宇红
刘桥
机构
[1] 贵州大学电子科学系
关键词
循环冗余校验; VerilogHDL; FPGA;
D O I
暂无
中图分类号
TN791 [];
学科分类号
080902 ;
摘要
介绍了循环冗余校验CRC算法原理和校验规则,分析了CRC校验码的具体计算过程,并以CRC-16为例,给出了使用硬件描述语言Verilog HDL来实现CRC-16的部分源程序,它既是校验码的生成器,也是待校验数据的校验器,对该例进行仿真并给出综合结果,最终可以在现场可编程门阵列(FPGA)上实现,其工作频率可达400 MHz.
引用
收藏
页码:85 / 87
页数:3
相关论文
共 3 条
[1]   FPGA在直流电机调速中的应用 [J].
孙戎 ;
梁宜勇 .
重庆工学院学报, 2006, (05) :78-80
[2]   CRC算法在计算机网络通信中的应用 [J].
瞿中 ;
袁威 ;
徐问之 .
微机发展, 2002, (02) :12-14
[3]  
基于FPGA的嵌入式开发与应用[M]. 电子工业出版社 , 徐光辉, 2006