伪随机计数器的设计原理

被引:3
作者
郑艳梅
方葛丰
张丹
机构
[1] 电子测试技术国家重点实验室
关键词
伪随机序列; 线性反馈移位寄存器; 本原多项式; 伪随机计数器; 加减计数器; 现场可编程门阵列;
D O I
10.13382/j.jemi.2006.02.007
中图分类号
TH724 [计数器];
学科分类号
摘要
传统线性加减计数器的进位结构制约了计数器硬件在高速度下的应用,将通讯系统中的伪随机序列的原理应用在计数中便可达到高速计数的目的。本文通过详细介绍4位伪随机计数器来说明伪随机计数器的原理。进而寻求实现任意位伪随机计数器的公式,即本原多项式。最后介绍了一些经过FPGA仿真的实验数据,数据对比了加减计数器和伪随机计数器在运算速度上的显著差距。
引用
收藏
页码:89 / 92
页数:4
相关论文
共 2 条
[1]  
通信原理.[M].樊昌信等编著;.国防工业出版社.2001,
[2]   FPGA在高速数据采集系统中的应用 [J].
刘卓夫 ;
彭侠夫 ;
李福义 .
计算机工程, 2003, (10) :166-167+181