学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
全数字接收机中定时同步算法和实现
被引:11
作者
:
晏蕾
论文数:
0
引用数:
0
h-index:
0
机构:
清华大学微波与数字通信国家重点实验室
晏蕾
余荣
论文数:
0
引用数:
0
h-index:
0
机构:
清华大学微波与数字通信国家重点实验室
余荣
论文数:
引用数:
h-index:
机构:
梅顺良
机构
:
[1]
清华大学微波与数字通信国家重点实验室
来源
:
电子技术应用
|
2005年
/ 12期
关键词
:
内插滤波器(Interpolator);
定时误差;
插值相位;
SIMULINK FPGA实现;
D O I
:
10.16157/j.issn.0258-7998.2005.12.020
中图分类号
:
TN85 [接收设备、无线电收音机];
学科分类号
:
0810 ;
081001 ;
摘要
:
采用了基于Farrow结构的内插滤波器,同时使用Garnder的定时误差计算方法为内插滤波器提供插值相位。通过MATLAB仿真,表明这种内插滤波器可以很好地解决定时同步问题,并在现场可编程芯片FPGA上实现了该算法,使得数字解调的硬件实现具有很好的移植性和灵活性。
引用
收藏
页码:45 / 47
页数:3
相关论文
未找到相关数据
未找到相关数据