基于Virtex-5和FLASH实现FPGA的多重配置

被引:7
作者
张江伟
机构
[1] 中国电子科技集团公司第五十四研究所
关键词
重载; FPGA; FLASH; 寄存器;
D O I
暂无
中图分类号
TN791 [];
学科分类号
摘要
基于软件无线电平台对FPGA程序加载使用需求,设计了一种FPGA程序重加载电路,分析了软件流程。采用EDA技术,以Virtex-5系列现场可编程门阵列(FPGA)为核心电路,配合外围存储芯片,在ISE软件中运用VHDL硬件描述语言对FPGA进行编程以实现设计功能,对功能进行了仿真验证。采用上述方式实现了程序重载的灵活控制。
引用
收藏
页码:130 / 132
页数:3
相关论文
共 5 条
[1]  
Virtex-Ⅱ platform FPGA user guide. Version 2.2. Xilinx Corporation. . 2007
[2]   利用FPGA实现通用解调器 [J].
张佩宗 .
无线电通信技术, 2001, (06) :49-50
[3]   FPGA同步电路设计技巧 [J].
张斌 ;
张松涛 .
计算机与网络, 2007, (01) :40-41
[4]   大容量FPGA设计方法探讨 [J].
郭金鹏 ;
王蕴珠 .
无线电工程, 2008, (01) :51-54
[5]   利用CPLD实现多片FPGA的配置 [J].
姜韬 ;
倪振涛 ;
白立锋 .
无线电工程, 2008, (08) :21-24