FIR数字滤波器的优化设计

被引:7
作者
胡锦
彭成
孙晓宁
机构
[1] 湖南大学应用物理系
关键词
数字滤波器; 脉冲响应; +正则有符号数字量编码; +加法器图; 分布式算法; 优化设计;
D O I
暂无
中图分类号
TN713.7 [];
学科分类号
摘要
针对常系数FIR数字滤波器,采用CSD编码和简化加法器图技术来减少FIR实现过程中乘累运算的加减次数,从而降低了其对硬件资源的消耗;在结构上采用分布式算法和流水线技术进行优化,显著的提高了FIR数字滤波器的工作速度。通过实例对每一种改进方法进行了对比验证,说明达到了节省芯片资源或提高实现频率的目的。
引用
收藏
页码:48 / 51+55 +55
页数:5
相关论文
共 4 条
[1]   FIR滤波器的优化设计与硬件实现 [J].
王金明 ;
张雄伟 .
电视技术, 2003, (03) :19-21
[2]   基于FPGA的FIR滤波器高效实现 [J].
宋千 ;
陆必应 ;
梁甸农 .
信号处理, 2001, (05) :385-391
[3]  
数字信号处理[M]. 北京邮电大学出版社 , 张立材等编著, 2004
[4]  
FIR F ilter Synthesis A lgorithm s forM in-im izing the Delay and the Number of Adders. Hyeong-Ju Kang. IEEETRANSACTIONS AND SYSTEMS-II:ANALOG ANDD IG ITAL SIGNAL PROCESSING . 2001