A 0.5V power-supply scheme for low power LSIs using multi-Vt SOICMOS technology

被引:16
作者
Fuse, T [1 ]
Kameyama, A [1 ]
Ohta, M [1 ]
Ohuchi, K [1 ]
机构
[1] Toshiba Co Ltd, Ctr Corp Res & Dev, Saiwai Ku, Kawasaki, Kanagawa 2128582, Japan
来源
2001 SYMPOSIUM ON VLSI CIRCUITS, DIGEST OF TECHNICAL PAPERS | 2001年
关键词
D O I
10.1109/VLSIC.2001.934245
中图分类号
TM [电工技术]; TN [电子技术、通信技术];
学科分类号
0808 ; 0809 ;
摘要
引用
收藏
页码:219 / 220
页数:2
相关论文
共 6 条
[1]  
DOUSEKI T, 1996, ISSCC, P84
[2]  
Fuse T, 1997, IEICE T ELECTRON, VE80C, P472
[3]  
FUSE T, 1997, ISSCC, P286
[4]  
KAWAGUCHI H, 1998, ISSCC, P92
[5]   Variable supply-voltage scheme for low-power high-speed CMOS digital design [J].
Kuroda, T ;
Suzuki, K ;
Mita, S ;
Fujita, T ;
Yamane, F ;
Sano, F ;
Chiba, A ;
Watanabe, Y ;
Matsuda, K ;
Maeda, T ;
Sakurai, T ;
Furuyama, T .
IEEE JOURNAL OF SOLID-STATE CIRCUITS, 1998, 33 (03) :454-462
[6]  
NAKAGOME Y, 1993, S VLSI CIRC, P82