AN IMPROVED CIRCUIT MODEL FOR CMOS LATCHUP

被引:9
作者
HALL, JE
SEITCHIK, JA
ARLEDGE, LA
YANG, P
机构
关键词
D O I
10.1109/EDL.1985.26141
中图分类号
TM [电工技术]; TN [电子技术、通信技术];
学科分类号
0808 ; 0809 ;
摘要
引用
收藏
页码:320 / 322
页数:3
相关论文
共 7 条
[1]  
GETREU I, 1976, MODELING BIPOLAR TRA, P18
[2]  
HALL JE, 1984, DEC IEDM
[3]  
HALL JL, UNPUB, P63405
[4]   A CMOS STRUCTURE WITH HIGH LATCHUP HOLDING VOLTAGE [J].
HU, GJ ;
BRUCE, RH .
IEEE ELECTRON DEVICE LETTERS, 1984, 5 (06) :211-214
[5]  
LEVENTHAL IH, 1984, THESIS MIT CAMBRIDGE
[6]   BIAS-3 - PROGRAM FOR NONLINEAR DC ANALYSIS OF BIPOLAR TRANSISTOR CIRCUITS [J].
MCCALLA, WJ ;
HOWARD, WG .
IEEE JOURNAL OF SOLID-STATE CIRCUITS, 1971, SC 6 (01) :14-&
[7]  
PINTO MR, 1984, PISCES 2 USERS MANUA