学术探索
学术期刊
学术作者
新闻热点
数据分析
智能评审
用于电路版图的热点检测方法、设备和存储介质
被引:0
专利类型
:
发明
申请号
:
CN202011486891.8
申请日
:
2020-12-16
公开(公告)号
:
CN112559181A
公开(公告)日
:
2021-03-26
发明(设计)人
:
不公告发明人
申请人
:
申请人地址
:
230088 安徽省合肥市高新区创新大道2800号创新产业园二期J2C栋13楼
IPC主分类号
:
G06F950
IPC分类号
:
G06F30398
代理机构
:
北京市金杜律师事务所 11256
代理人
:
黄倩
法律状态
:
公开
国省代码
:
引用
下载
收藏
法律状态
法律状态公告日
法律状态
法律状态信息
2021-03-26
公开
公开
2021-04-30
实质审查的生效
实质审查的生效 IPC(主分类):G06F 9/50 申请日:20201216
共 50 条
[1]
用于电路版图的热点检测方法、设备和存储介质
[P].
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
.
中国专利
:CN112559181B
,2024-05-03
[2]
用于处理电路版图的方法、设备和存储介质
[P].
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
.
中国专利
:CN112580296B
,2024-05-31
[3]
用于处理电路版图的方法、设备和存储介质
[P].
不公告发明人
论文数:
0
引用数:
0
h-index:
0
不公告发明人
.
中国专利
:CN112560392B
,2021-03-26
[4]
用于处理电路版图的方法、设备和存储介质
[P].
不公告发明人
论文数:
0
引用数:
0
h-index:
0
不公告发明人
.
中国专利
:CN112580296A
,2021-03-30
[5]
用于评估版图热点的方法、设备和存储介质
[P].
不公告发明人
论文数:
0
引用数:
0
h-index:
0
不公告发明人
.
中国专利
:CN113658125A
,2021-11-16
[6]
用于评估版图热点的方法、设备和存储介质
[P].
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
.
中国专利
:CN113658125B
,2024-02-23
[7]
用于生成电路版图图案的方法、设备和存储介质
[P].
不公告发明人
论文数:
0
引用数:
0
h-index:
0
不公告发明人
.
中国专利
:CN111597769A
,2020-08-28
[8]
集成电路版图热点检测网络训练及热点检测方法
[P].
张远航
论文数:
0
引用数:
0
h-index:
0
张远航
;
赵西金
论文数:
0
引用数:
0
h-index:
0
赵西金
;
胡滨
论文数:
0
引用数:
0
h-index:
0
胡滨
;
张春
论文数:
0
引用数:
0
h-index:
0
张春
;
邓仰东
论文数:
0
引用数:
0
h-index:
0
邓仰东
;
赵强
论文数:
0
引用数:
0
h-index:
0
赵强
.
中国专利
:CN108446486A
,2018-08-24
[9]
用于确定电路版图约束条件的方法、设备和存储介质
[P].
不公告发明人
论文数:
0
引用数:
0
h-index:
0
不公告发明人
.
中国专利
:CN111611766A
,2020-09-01
[10]
用于确定电路版图约束条件的方法、设备和存储介质
[P].
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
;
请求不公布姓名
论文数:
0
引用数:
0
h-index:
0
机构:
全芯智造技术有限公司
全芯智造技术有限公司
请求不公布姓名
.
中国专利
:CN111611766B
,2024-01-26
←
1
2
3
4
5
→