基于DVB-S2标准的LDPC码并行译码FPGA实现架构及译码方法

被引:0
专利类型
发明
申请号
CN201910642594.9
申请日
2019-07-16
公开(公告)号
CN110278000A
公开(公告)日
2019-09-24
发明(设计)人
王本庆 赵峰 母洪强 张锐 胡金龙
申请人
申请人地址
211100 江苏省南京市麒麟高新技术产业开发区人工智能产业园六号楼二楼
IPC主分类号
H03M1311
IPC分类号
代理机构
南京泰普专利代理事务所(普通合伙) 32360
代理人
窦贤宇
法律状态
公开
国省代码
引用
下载
收藏
共 50 条
[1]
DVB-S2高速并行BCH码译码器及其译码方法 [P]. 
朱晟 ;
卢从明 ;
魏蛟龙 ;
唐祖平 ;
熊韬 ;
李泽宇 ;
俞穗圆 ;
马昌浩 ;
吴宇飞 ;
高时汉 .
中国专利 :CN119853709A ,2025-04-18
[2]
DVB-S2高速并行BCH码译码器及其译码方法 [P]. 
朱晟 ;
卢从明 ;
魏蛟龙 ;
唐祖平 ;
熊韬 ;
李泽宇 ;
俞穗圆 ;
马昌浩 ;
吴宇飞 ;
高时汉 .
中国专利 :CN119853709B ,2025-11-14
[3]
一种基于DVB-S2标准的LDPC译码器实现方法 [P]. 
许静文 ;
龚险峰 ;
王思洋 ;
何志应 ;
张昊亮 ;
吴桐 .
中国专利 :CN112272029A ,2021-01-26
[4]
一种基于DVB-S2标准的LDPC译码器实现方法 [P]. 
许静文 ;
龚险峰 ;
王思洋 ;
何志应 ;
张昊亮 ;
吴桐 .
中国专利 :CN112272029B ,2024-04-09
[5]
低复杂的DVB-S2 LDPC译码器及译码方法 [P]. 
郑浩 ;
龚险峰 ;
孙岳 ;
李颖 ;
苏正宏 ;
王兆龙 .
中国专利 :CN118473423A ,2024-08-09
[6]
基于CCDSD标准的LDPC译码器的FPGA实现方法 [P]. 
吴思凡 ;
王德胜 ;
肖满湘 ;
徐向前 ;
邓榆凡 ;
周爽 ;
陈心萌 .
中国专利 :CN119945462A ,2025-05-06
[7]
DVB-S2 LDPC译码变量节点更新模块及其实现方法 [P]. 
母洪强 ;
王本庆 ;
赵峰 ;
施渊籍 ;
苏泳涛 ;
周一青 ;
石晶林 .
中国专利 :CN112152637B ,2024-04-30
[8]
DVB-S2 LDPC译码变量节点更新模块及其实现方法 [P]. 
母洪强 ;
王本庆 ;
赵峰 ;
施渊籍 ;
苏泳涛 ;
周一青 ;
石晶林 .
中国专利 :CN112152637A ,2020-12-29
[9]
适于并行译码实现的LDPC码构造方法 [P]. 
董明科 ;
郑雅丹 ;
王达 ;
项海格 ;
金野 .
中国专利 :CN102185615A ,2011-09-14
[10]
一种全并行LDPC译码器及FPGA实现方法 [P]. 
茅迪 ;
王瑜 ;
吴道龙 ;
徐媛媛 ;
李晓冬 .
中国专利 :CN109831214A ,2019-05-31