学术探索
学术期刊
学术作者
新闻热点
数据分析
智能评审
基于FPGA实现LVDS通信的PLC系统及其方法
被引:0
专利类型
:
发明
申请号
:
CN202011481060.1
申请日
:
2020-12-15
公开(公告)号
:
CN112506108B
公开(公告)日
:
2021-03-16
发明(设计)人
:
禤大祥
李岩
冯桂兵
黄小明
申请人
:
申请人地址
:
518000 广东省深圳市南山区桃源街道长源社区学苑大道1001号南山智园A7栋501
IPC主分类号
:
G05B19042
IPC分类号
:
代理机构
:
深圳市精英专利事务所 44242
代理人
:
李翔宇
法律状态
:
授权
国省代码
:
引用
下载
收藏
法律状态
法律状态公告日
法律状态
法律状态信息
2022-04-01
授权
授权
2021-03-16
公开
公开
2021-04-02
实质审查的生效
实质审查的生效 IPC(主分类):G05B 19/042 申请日:20201215
共 50 条
[1]
基于FPGA实现LVDS通信的方法
[P].
王涛
论文数:
0
引用数:
0
h-index:
0
机构:
昆山兴威联电气有限公司
昆山兴威联电气有限公司
王涛
.
中国专利
:CN119299399B
,2025-09-05
[2]
基于FPGA实现LVDS通信的高速背板系统及方法
[P].
王涛
论文数:
0
引用数:
0
h-index:
0
机构:
昆山兴威联电气有限公司
昆山兴威联电气有限公司
王涛
.
中国专利
:CN119299399A
,2025-01-10
[3]
基于FPGA实现反应系统的通信系统及其构建方法
[P].
荣海娜
论文数:
0
引用数:
0
h-index:
0
荣海娜
;
尚泽译
论文数:
0
引用数:
0
h-index:
0
尚泽译
;
张葛祥
论文数:
0
引用数:
0
h-index:
0
张葛祥
.
中国专利
:CN110427634B
,2019-11-08
[4]
基于SOC FPGA的PLC系统中CPU与数字逻辑模块的通信方法
[P].
唐汉钊
论文数:
0
引用数:
0
h-index:
0
唐汉钊
;
马双涛
论文数:
0
引用数:
0
h-index:
0
马双涛
;
潘岩
论文数:
0
引用数:
0
h-index:
0
潘岩
;
赵鹏
论文数:
0
引用数:
0
h-index:
0
赵鹏
.
中国专利
:CN108845537A
,2018-11-20
[5]
一种基于FPGA的PLC背板总线通信系统及设备
[P].
于治楼
论文数:
0
引用数:
0
h-index:
0
于治楼
;
尹双
论文数:
0
引用数:
0
h-index:
0
尹双
;
张磊
论文数:
0
引用数:
0
h-index:
0
张磊
;
胡博祎
论文数:
0
引用数:
0
h-index:
0
胡博祎
.
中国专利
:CN111308952A
,2020-06-19
[6]
基于FPGA的PLC系统数据通信握手与缓存方法及系统
[P].
马嘉蔚
论文数:
0
引用数:
0
h-index:
0
机构:
上海宝信软件股份有限公司
上海宝信软件股份有限公司
马嘉蔚
;
夏浩
论文数:
0
引用数:
0
h-index:
0
机构:
上海宝信软件股份有限公司
上海宝信软件股份有限公司
夏浩
;
孟祥明
论文数:
0
引用数:
0
h-index:
0
机构:
上海宝信软件股份有限公司
上海宝信软件股份有限公司
孟祥明
;
朱剑文
论文数:
0
引用数:
0
h-index:
0
机构:
上海宝信软件股份有限公司
上海宝信软件股份有限公司
朱剑文
;
杨霞
论文数:
0
引用数:
0
h-index:
0
机构:
上海宝信软件股份有限公司
上海宝信软件股份有限公司
杨霞
.
中国专利
:CN118945000A
,2024-11-12
[7]
基于FPGA实现的卷积神经网络以及基于FPGA实现卷积神经网络的实现方法
[P].
罗龙宝
论文数:
0
引用数:
0
h-index:
0
罗龙宝
;
胡勇
论文数:
0
引用数:
0
h-index:
0
胡勇
.
中国专利
:CN109948777A
,2019-06-28
[8]
一种基于FPGA的LVDS接口测试方法及系统
[P].
黄世凯
论文数:
0
引用数:
0
h-index:
0
黄世凯
;
周敏心
论文数:
0
引用数:
0
h-index:
0
周敏心
;
林兆强
论文数:
0
引用数:
0
h-index:
0
林兆强
.
中国专利
:CN106126380A
,2016-11-16
[9]
一种基于FPGA的LVDS接口实现的多路同时采样系统
[P].
邬学建
论文数:
0
引用数:
0
h-index:
0
邬学建
.
中国专利
:CN103246225B
,2013-08-14
[10]
一种基于FPGA的PLC系统接收端等增益合并的实现方法
[P].
吕志恒
论文数:
0
引用数:
0
h-index:
0
吕志恒
;
李知昊
论文数:
0
引用数:
0
h-index:
0
李知昊
;
林毅
论文数:
0
引用数:
0
h-index:
0
林毅
.
中国专利
:CN115085765A
,2022-09-20
←
1
2
3
4
5
→