FPGA芯片内的测试逻辑分析单元

被引:0
专利类型
发明
申请号
CN202011024159.9
申请日
2020-09-25
公开(公告)号
CN112198424A
公开(公告)日
2021-01-08
发明(设计)人
陈永 邬刚
申请人
申请人地址
311121 浙江省杭州市余杭区余杭街道文一西路1818-1号1幢103M室
IPC主分类号
G01R313177
IPC分类号
G01R31317 G06F1328
代理机构
北京市君合律师事务所 11517
代理人
王再芊;毕长生
法律状态
实质审查的生效
国省代码
引用
下载
收藏
共 50 条
[1]
FPGA芯片内的测试激励生成单元 [P]. 
邬刚 ;
陈永 .
中国专利 :CN112198423A ,2021-01-08
[2]
FPGA芯片内的时钟生成单元 [P]. 
陈永 ;
邬刚 .
中国专利 :CN112202425A ,2021-01-08
[3]
带反馈路径的FPGA逻辑单元 [P]. 
杨海钢 ;
李天一 ;
林郁 ;
贾瑞 ;
杜方清 ;
李威 ;
王飞 ;
刘飞 .
中国专利 :CN105629803B ,2016-06-01
[4]
FPGA芯片内的频率可调的时钟生成单元 [P]. 
陈永 ;
邬刚 .
中国专利 :CN112165314A ,2021-01-01
[5]
基于查找表结构的FPGA可编程逻辑单元的遍历测试方法 [P]. 
付勇 ;
陈利光 ;
王健 ;
王元 ;
来金梅 .
中国专利 :CN101865977A ,2010-10-20
[6]
FPGA逻辑单元的功能模型和通用性逻辑单元装箱算法 [P]. 
童家榕 ;
倪刚 ;
来金梅 .
中国专利 :CN1786968A ,2006-06-14
[7]
恢复FPGA芯片中的逻辑的方法、系统和FPGA设备 [P]. 
吕跃强 ;
侯新宇 ;
罗浩 .
中国专利 :CN112486585B ,2024-01-02
[8]
恢复FPGA芯片中的逻辑的方法、系统和FPGA设备 [P]. 
吕跃强 ;
侯新宇 ;
罗浩 .
中国专利 :CN112486585A ,2021-03-12
[9]
恢复FPGA芯片中的逻辑的方法、系统和FPGA设备 [P]. 
吕跃强 ;
侯新宇 ;
罗浩 .
中国专利 :CN110073333B ,2019-07-30
[10]
一种FPGA芯片逻辑资源测试方法及装置 [P]. 
王国伟 ;
田军 ;
贾弘翊 ;
韦嶔 ;
张红荣 .
中国专利 :CN118012684A ,2024-05-10