学术探索
学术期刊
学术作者
新闻热点
数据分析
智能评审
全数字锁相回路中的相位-数字转换器
被引:0
专利类型
:
发明
申请号
:
CN201710650570.9
申请日
:
2009-04-14
公开(公告)号
:
CN107863960B
公开(公告)日
:
2018-03-30
发明(设计)人
:
张刚
阿比舍克·贾如
韩怡平
申请人
:
申请人地址
:
美国加利福尼亚州
IPC主分类号
:
H03L7085
IPC分类号
:
H03L7089
H03L7197
代理机构
:
上海专利商标事务所有限公司 31100
代理人
:
陈炜
法律状态
:
公开
国省代码
:
引用
下载
收藏
法律状态
法律状态公告日
法律状态
法律状态信息
2018-03-30
公开
公开
2021-10-01
授权
授权
2018-04-24
实质审查的生效
实质审查的生效 IPC(主分类):H03L 7/085 申请日:20090414
共 50 条
[1]
全数字锁相回路中的相位-数字转换器
[P].
张刚
论文数:
0
引用数:
0
h-index:
0
张刚
;
阿比舍克·贾如
论文数:
0
引用数:
0
h-index:
0
阿比舍克·贾如
;
韩怡平
论文数:
0
引用数:
0
h-index:
0
韩怡平
.
中国专利
:CN102007696A
,2011-04-06
[2]
数字锁相回路中的累积相位-数字转换
[P].
张刚
论文数:
0
引用数:
0
h-index:
0
张刚
.
中国专利
:CN102113217A
,2011-06-29
[3]
锁相回路和相位数字转换器
[P].
梁正柏
论文数:
0
引用数:
0
h-index:
0
梁正柏
;
滝波浩二
论文数:
0
引用数:
0
h-index:
0
滝波浩二
.
中国专利
:CN103780254B
,2014-05-07
[4]
全数字锁相回路
[P].
陈俊亮
论文数:
0
引用数:
0
h-index:
0
陈俊亮
.
中国专利
:CN101420226B
,2009-04-29
[5]
全数字锁相回路ADPLL电路
[P].
郭丰维
论文数:
0
引用数:
0
h-index:
0
郭丰维
;
周淳朴
论文数:
0
引用数:
0
h-index:
0
周淳朴
;
卓联洲
论文数:
0
引用数:
0
h-index:
0
卓联洲
;
陈焕能
论文数:
0
引用数:
0
h-index:
0
陈焕能
;
罗伯特·B·史塔兹斯基
论文数:
0
引用数:
0
h-index:
0
罗伯特·B·史塔兹斯基
;
希尔登瑟·博罗马西恩
论文数:
0
引用数:
0
h-index:
0
希尔登瑟·博罗马西恩
.
中国专利
:CN108073068A
,2018-05-25
[6]
时间数字转换器及全数字锁相环
[P].
吴道焕
论文数:
0
引用数:
0
h-index:
0
吴道焕
;
秋教轸
论文数:
0
引用数:
0
h-index:
0
秋教轸
;
郑德均
论文数:
0
引用数:
0
h-index:
0
郑德均
.
中国专利
:CN101753142A
,2010-06-23
[7]
一种全数字锁相环的时间数字转换器装置
[P].
王博
论文数:
0
引用数:
0
h-index:
0
王博
;
梅丁蕾
论文数:
0
引用数:
0
h-index:
0
梅丁蕾
;
司龙
论文数:
0
引用数:
0
h-index:
0
司龙
.
中国专利
:CN203747796U
,2014-07-30
[8]
全数字锁相回路与调整全数字锁相回路的频宽的方法
[P].
邱焕科
论文数:
0
引用数:
0
h-index:
0
邱焕科
;
陈俊仁
论文数:
0
引用数:
0
h-index:
0
陈俊仁
.
中国专利
:CN101572544A
,2009-11-04
[9]
全数字化锁相回路
[P].
王博民
论文数:
0
引用数:
0
h-index:
0
王博民
.
中国专利
:CN1095248C
,1997-05-21
[10]
一种测量全数字锁相环小数相位误差的时间数字转换器
[P].
李智群
论文数:
0
引用数:
0
h-index:
0
李智群
;
姚艳
论文数:
0
引用数:
0
h-index:
0
姚艳
;
陈伯凡
论文数:
0
引用数:
0
h-index:
0
陈伯凡
;
李振南
论文数:
0
引用数:
0
h-index:
0
李振南
;
王晓伟
论文数:
0
引用数:
0
h-index:
0
王晓伟
.
中国专利
:CN113179100B
,2021-07-27
←
1
2
3
4
5
→